MIPS 宣布转型高性能拓展 RISC-V 架构
MIPS 当地时间 5 月 10 日宣布,将转向 RISC-V 架构,并发布其首批基于 RISC-V 架构的高性能处理器 IP 内核。据称,新的 RISC-V 内核将主要瞄准汽车、边缘计算、网络与交换、数据中心等应用领域,预计将于今年第四季度正式上市。
MIPS 承诺,将提供一流的性能,但我们可能要等到今年秋天才能确定该公司是否能够带来预期甚至超出预期的产品。
IT之家了解到,官方已经确认新的处理器名为 eVocore P8700 和 I8500,这也是第一款基于 RISC-V 开放指令集架构 (ISA) 标准的 MIPS 产品,也是专为高性能异构计算而设计的产品。
eVocore P8700(超标量性能): 该多处理系统将深度流水线(pipeline)与多问题无序 (OOO) 执行和多线程相结合,以实现出色的计算吞吐量。它的单线程性能优于其他 RISC-V CPU IP 产品中的性能,并且可扩展到 64 个集群、512 个内核和 1024 个 harts / threads。eVocore P8700 将于 2022 年第四季度上市。
eVocore I8500(一流的性能效率): 这种有序多处理系统在 SoC 应用中可实现一流的效率。每个 I8500 内核都结合了多线程和高效的三重问题流水线,从而带来出色的计算吞吐量。
根据 Semico Research 的数据,2020 年至 2027 年间搭载 RISC-V CPU 内核的 SoC 的复合年增长率为 73.6%,而汽车领域预计在此期间将达到 69.9% 的复合年增长率。
MIPS 方面称,名为 eVocore P8700 和 I8500 的内核 IP 可根据性能与功耗要求灵活配置,支持异构计算,并与现有 RISC-V 开发工具和软件库完全兼容。
Semico Research 首席 ASIC 和 SoC 分析师 Rich Wawrzyniak 表示:“我们将看到在汽车等领域继续采用 RISC-V,因为公司看到了开放软件开发环境可以提供的差异化可能性” “凭借 MIPS 提供 RISC 架构和内核的悠久历史,以及其在汽车、网络和其他高性能应用领域的经验,该公司转向 RISC-V 对其下一阶段的增长是有意义的。”
“随着向 RISC-V 进行过渡,MIPS 瞄准了处理器市场的高性能部分,”MIPS 首席执行官 Desi Banatao 表示。“通过利用我们在实时功能、硬件虚拟化、功能安全和安保技术方面的差异化优势,我们可以为汽车、边缘计算、网络和交换以及大规模计算系统提供引人注目的产品。”
RISC-V International 首席执行官 Calista Redmond 则表示:“我们很高兴 MIPS 作为 RISC CPU 架构的先驱之一,将注意力转向 RISC- V。“MIPS 长期以来一直用于高端计算,这是 RISC-V 开始获得显着牵引力的领域。MIPS 为 RISC-V 社区带来了 CPU 创新的传统以及为灵活性和可扩展性而设计的新的 RISC-V 兼容 CPU。”